Digitální knihovna UPCE přechází na novou verzi. Omluvte prosím případné komplikace. / The UPCE Digital Library is migrating to a new version. We apologize for any inconvenience.

Publikace:
IndiRA: Design and Implementation of a Pipelined RISC-V Processor

Konferenční objektOmezený přístuppeer-reviewedpublished
dc.contributor.authorTiwari, Ankita
dc.contributor.authorGuha, Prithwijit
dc.contributor.authorTrivedi, Gaurav
dc.contributor.authorGupta, Nitesh
dc.contributor.authorJayaraj, Navneeth
dc.contributor.authorPidanič, Jan
dc.date.accessioned2024-08-24T07:34:30Z
dc.date.available2024-08-24T07:34:30Z
dc.date.issued2023
dc.description.abstractThe development of Machine Learning and IoT technology requires fast processing. RISC-V is an open-source reduced instruction set-based instruction set architecture, and the processor based on this architecture can be modified accordingly. The base integer instruction extension supports the operating system environment and is also suitable for embedded systems. It is a 32-bit instruction extension and is defined as RV32I. In this paper, we propose a 32-bit integer instruction-based RISC-V processor core. The proposed core has a five-stage pipeline, including the optimized arithmetic and logic unit. The instruction fetch stage is merged with the pre-fetch stage dynamic branch prediction into a two-stage pipeline. The processor is implemented using Verilog HDL, and the resource utilization is verified for FPGA. The results show that the proposed module performs 30% better than the best-performing processor (considering operating frequency) and showed a 17.6% improvement in the proposed core.eng
dc.description.abstract-translatedVývoj technologií strojového učení a internetu věcí vyžaduje rychlé zpracování. RISC-V je open-source architektura založená na redukované instrukční sadě a procesor založený na této architektuře lze podle toho upravit. Základní rozšíření celočíselných instrukcí podporuje prostředí operačního systému a je vhodné i pro vestavné systémy. Jedná se o 32bitové instrukční rozšíření a je definováno jako RV32I. V tomto článku navrhujeme 32bitové jádro procesoru RISC-V založené na celočíselných instrukcích. Navrhované jádro má pětistupňovou pipeline, včetně optimalizované aritmetické a logické jednotky. Fáze načítání instrukcí je sloučena s dynamickou predikcí větvení ve fázi pre-fetch do dvoustupňové pipeline. Procesor je implementován pomocí Verilog HDL a využití zdrojů je ověřeno pro FPGA. Výsledky ukazují, že navržený modul má o 30 % lepší výkon než nejvýkonnější procesor (s ohledem na pracovní frekvenci) a vykázal 17,6% zlepšení navrženého jádra.cze
dc.event33rd International Conference on Radioelektronika (RADIOELEKTRONIKA) (19.04.2023 - 20.04.2023, Pardubice, CZ)eng
dc.formatnestránkovánocze
dc.identifier.doi10.1109/RADIOELEKTRONIKA57919.2023.10109058
dc.identifier.isbn979-8-3503-9834-2
dc.identifier.obd39889711
dc.identifier.scopus2-s2.0-85159047968
dc.identifier.urihttps://hdl.handle.net/10195/83869
dc.identifier.wos000990505700032
dc.language.isoeng
dc.peerreviewedyeseng
dc.project.IDEF17_049/0008394/Spolupráce Univerzity Pardubice a aplikační sféry v aplikačně orientovaném výzkumu lokačních, detekčních a simulačních systémů pro dopravní a přepravní procesy (PosiTrans)eng
dc.publicationstatuspublishedeng
dc.publisherIEEE (Institute of Electrical and Electronics Engineers)eng
dc.relation.ispartof33rd International Conference Radioelektronika, Radioelektronika 2023eng
dc.relation.publisherversionhttps://ieeexplore.ieee.org/document/10109058
dc.rightspouze v rámci univerzitycze
dc.subjectRISC-V ISAeng
dc.subjectAXIeng
dc.subjectRoCCeng
dc.subjectinterfaceeng
dc.subjectprocessoreng
dc.subjectRISC-V ISAcze
dc.subjectAXIcze
dc.subjectRoCCcze
dc.subjectrozhranícze
dc.subjectprocesorcze
dc.titleIndiRA: Design and Implementation of a Pipelined RISC-V Processoreng
dc.title.alternativeIndiRA: Návrh a implementace pipelined procesoru RISC-Vcze
dc.typeConferenceObjecteng
dspace.entity.typePublication

Soubory

Původní svazek

Nyní se zobrazuje 1 - 1 z 1
Načítá se...
Náhled
Název:
IEEEXplore_IndiRA_Design_and_Implementation_of_a_Pipelined_RISC-V_Processor.pdf
Velikost:
1.04 MB
Formát:
Adobe Portable Document Format