Publikace: IndiRA: Design and Implementation of a Pipelined RISC-V Processor
Konferenční objektOmezený přístuppeer-reviewedpublished| dc.contributor.author | Tiwari, Ankita | |
| dc.contributor.author | Guha, Prithwijit | |
| dc.contributor.author | Trivedi, Gaurav | |
| dc.contributor.author | Gupta, Nitesh | |
| dc.contributor.author | Jayaraj, Navneeth | |
| dc.contributor.author | Pidanič, Jan | |
| dc.date.accessioned | 2024-08-24T07:34:30Z | |
| dc.date.available | 2024-08-24T07:34:30Z | |
| dc.date.issued | 2023 | |
| dc.description.abstract | The development of Machine Learning and IoT technology requires fast processing. RISC-V is an open-source reduced instruction set-based instruction set architecture, and the processor based on this architecture can be modified accordingly. The base integer instruction extension supports the operating system environment and is also suitable for embedded systems. It is a 32-bit instruction extension and is defined as RV32I. In this paper, we propose a 32-bit integer instruction-based RISC-V processor core. The proposed core has a five-stage pipeline, including the optimized arithmetic and logic unit. The instruction fetch stage is merged with the pre-fetch stage dynamic branch prediction into a two-stage pipeline. The processor is implemented using Verilog HDL, and the resource utilization is verified for FPGA. The results show that the proposed module performs 30% better than the best-performing processor (considering operating frequency) and showed a 17.6% improvement in the proposed core. | eng |
| dc.description.abstract-translated | Vývoj technologií strojového učení a internetu věcí vyžaduje rychlé zpracování. RISC-V je open-source architektura založená na redukované instrukční sadě a procesor založený na této architektuře lze podle toho upravit. Základní rozšíření celočíselných instrukcí podporuje prostředí operačního systému a je vhodné i pro vestavné systémy. Jedná se o 32bitové instrukční rozšíření a je definováno jako RV32I. V tomto článku navrhujeme 32bitové jádro procesoru RISC-V založené na celočíselných instrukcích. Navrhované jádro má pětistupňovou pipeline, včetně optimalizované aritmetické a logické jednotky. Fáze načítání instrukcí je sloučena s dynamickou predikcí větvení ve fázi pre-fetch do dvoustupňové pipeline. Procesor je implementován pomocí Verilog HDL a využití zdrojů je ověřeno pro FPGA. Výsledky ukazují, že navržený modul má o 30 % lepší výkon než nejvýkonnější procesor (s ohledem na pracovní frekvenci) a vykázal 17,6% zlepšení navrženého jádra. | cze |
| dc.event | 33rd International Conference on Radioelektronika (RADIOELEKTRONIKA) (19.04.2023 - 20.04.2023, Pardubice, CZ) | eng |
| dc.format | nestránkováno | cze |
| dc.identifier.doi | 10.1109/RADIOELEKTRONIKA57919.2023.10109058 | |
| dc.identifier.isbn | 979-8-3503-9834-2 | |
| dc.identifier.obd | 39889711 | |
| dc.identifier.scopus | 2-s2.0-85159047968 | |
| dc.identifier.uri | https://hdl.handle.net/10195/83869 | |
| dc.identifier.wos | 000990505700032 | |
| dc.language.iso | eng | |
| dc.peerreviewed | yes | eng |
| dc.project.ID | EF17_049/0008394/Spolupráce Univerzity Pardubice a aplikační sféry v aplikačně orientovaném výzkumu lokačních, detekčních a simulačních systémů pro dopravní a přepravní procesy (PosiTrans) | eng |
| dc.publicationstatus | published | eng |
| dc.publisher | IEEE (Institute of Electrical and Electronics Engineers) | eng |
| dc.relation.ispartof | 33rd International Conference Radioelektronika, Radioelektronika 2023 | eng |
| dc.relation.publisherversion | https://ieeexplore.ieee.org/document/10109058 | |
| dc.rights | pouze v rámci univerzity | cze |
| dc.subject | RISC-V ISA | eng |
| dc.subject | AXI | eng |
| dc.subject | RoCC | eng |
| dc.subject | interface | eng |
| dc.subject | processor | eng |
| dc.subject | RISC-V ISA | cze |
| dc.subject | AXI | cze |
| dc.subject | RoCC | cze |
| dc.subject | rozhraní | cze |
| dc.subject | procesor | cze |
| dc.title | IndiRA: Design and Implementation of a Pipelined RISC-V Processor | eng |
| dc.title.alternative | IndiRA: Návrh a implementace pipelined procesoru RISC-V | cze |
| dc.type | ConferenceObject | eng |
| dspace.entity.type | Publication |
Soubory
Původní svazek
1 - 1 z 1
Načítá se...
- Název:
- IEEEXplore_IndiRA_Design_and_Implementation_of_a_Pipelined_RISC-V_Processor.pdf
- Velikost:
- 1.04 MB
- Formát:
- Adobe Portable Document Format