Popis architektury RISC-V

Zobrazit minimální záznam

dc.contributor.advisor Dvořák, Miroslav
dc.contributor.author Prokš, Michal
dc.date.accessioned 2023-02-06T09:00:15Z
dc.date.available 2023-02-06T09:00:15Z
dc.date.issued 2023
dc.date.submitted 2022-12-15
dc.identifier.uri https://hdl.handle.net/10195/80508
dc.description.abstract Cílem bakalářské práce je popis architektury RISC-V. V teoretické části se věnuje popisu této architektury, jejích instrukčních sad RV32 a RV64 včetně rozšíření. Dále bude architektura RISC-V porovnána s architekturou ARM. V praktické části budou představeny GNU a jiné nástroje pro vývoj aplikací, které budou reprezentovány kompilátory, simulátory a dalším softwarem. Následně budou představeny vývojové kity a mikrokontrolery dostupné na trhu. cze
dc.format 73 s.
dc.language.iso cze
dc.publisher Univerzita Pardubice cze
dc.rights Bez omezení
dc.subject počítačová architektura cze
dc.subject RISC-V cze
dc.subject RV32 cze
dc.subject RV64 cze
dc.subject vývojový kit cze
dc.subject vývojové nástroje GNU cze
dc.subject mikrokontroler cze
dc.subject computer architecture eng
dc.subject RISC-V eng
dc.subject RV32 eng
dc.subject RV64 eng
dc.subject development kit eng
dc.subject GNU development tools eng
dc.subject microcontroller eng
dc.title Popis architektury RISC-V cze
dc.title.alternative Description of the RISC-V Architecture eng
dc.type bakalářská práce cze
dc.date.accepted 2023-01-16
dc.description.abstract-translated The aim of the bachelor thesis is to describe the RISC-V architecture. The theoretical part describes this architecture, its RV32 and RV64 instruction sets, including extensions. Furthermore, the RISC-V architecture will be compared with the ARM architecture. In the practical part, GNU and other tools for application development will be introduced, which will be represented by compilers, simulators and other software. Subsequently, development kits and microcontrollers available on the market will be introduced. eng
dc.description.department Fakulta elektrotechniky a informatiky cze
dc.thesis.degree-discipline Informační technologie cze
dc.thesis.degree-name Bc.
dc.thesis.degree-grantor Univerzita Pardubice. Fakulta elektrotechniky a informatiky cze
dc.thesis.degree-program Informační technologie cze
dc.description.defence Cílem bakalářské práce byl popis architektury RISC-V. V teroretické části práce byla podrobně popsána architektura RISC-V a jednotlivé instukční sady pro RV32,RV64, včetně jejich modifikací. Při zpracování praktické části práce, která byla zaměřena na dostupné GNU nástroje pro vývoj a obsahuje také stručný popis dostupných vývojových kitů a s touto architekturou, prokázal student schopnost samostatně se orientovat v daném tématu. Práce byla zpracována přehledně a splnila zadání v plném rozsahu. Student při obhajobě prezentoval výsledky své bakalářské práce a reagoval na dotazy a připomínky vedoucího, předsedy i členů komise. cze
dc.identifier.stag 43943
dc.description.grade Dokončená práce s úspěšnou obhajobou cze


Tento záznam se objevuje v následujících kolekcích

Zobrazit minimální záznam

Vyhledávání


Rozšířené hledání

Procházet

Můj účet