Počítačem řízený vzorkovací osciloskop s FPGA

Zobrazit minimální záznam

dc.contributor.advisor Mrkvica, Jan
dc.contributor.author Šafařík, Martin
dc.date.accessioned 2009-07-03T07:43:19Z
dc.date.available 2009-07-03T07:43:19Z
dc.date.issued 2009
dc.identifier Univerzitní knihovna (sklad) cze
dc.identifier.uri http://hdl.handle.net/10195/33508
dc.description.abstract Práce popisuje návrh digitálního vzorkovacího osciloskopu. Funkce navrženého zařízení je založena na součinnosti rychlého a přesného A/D převodníku, hradlového pole FPGA, mikroprocesoru a počítače. V teoretickém rozboru je uvedena koncepce zařízení a zjednodušený i detailní popis tohoto zařízení. Další kapitola představuje všechny použité integrované obvody. Práce dále obsahuje popis schématu zapojení. V další kapitole jsou popsány programy pro mikroprocesor, FPGA a počítač. V příloze jsou obrazce plošného spoje, celkové schéma, fotografie zařízení, apod. cze
dc.format 64 s. cze
dc.format.extent 10694261 bytes cze
dc.format.mimetype application/pdf cze
dc.language.iso cze
dc.publisher Univerzita Pardubice cze
dc.rights Bez omezení cze
dc.subject oscilloscopes eng
dc.subject sampling eng
dc.subject Visual C++ eng
dc.subject A/D converter eng
dc.subject FPGA eng
dc.subject ARM eng
dc.subject osciloskopy cze
dc.subject vzorkování cze
dc.subject Visual C++ cze
dc.subject A/D převodníky cze
dc.subject FPGA cze
dc.subject ARM cze
dc.title Počítačem řízený vzorkovací osciloskop s FPGA cze
dc.title.alternative Computer controlled sampling oscilloscope with FPGA eng
dc.type diplomová práce cze
dc.contributor.referee Mašek, Zdeněk
dc.date.accepted 2009
dc.description.abstract-translated The diploma thesis describes design of digital storage oscilloscope. Function of this device is based on cooperation of fast and precise A/D converter, field programmable gate array FPGA, microprocessor and computer. The theoretic analyze discusses concept of designed device, simplified and detailed description of its function. In the next chapter, there are introduced used integrated circuits. The thesis than includes hardware description. The next chapter describes programmes for microprocessor, FPGA and computer. In the appendix, there are PCB layers, photos of device, etc. eng
dc.description.department Katedra elektrotechniky, elektroniky a zabezpečovací techniky v dopravě cze
dc.thesis.degree-discipline Dopravní infrastruktura-Elektrotechnická zařízení cze
dc.thesis.degree-name Ing. cze
dc.thesis.degree-grantor Univerzita Pardubice. Dopravní fakulta Jana Pernera cze
dc.identifier.signature D20547
dc.thesis.degree-program Dopravní inženýrství a spoje cze
dc.description.grade Dokončená práce s úspěšnou obhajobou cze


Tento záznam se objevuje v následujících kolekcích

Zobrazit minimální záznam

Vyhledávání


Rozšířené hledání

Procházet

Můj účet