Abstract:
Práce obsahuje popis návrhu a realizace přijímače referenčního UWB signálu založeného na principu časového závěsu a synchronního časování. Koncepce vychází z ekvivalentního vzorkování s využitím širokopásmového obvodu S/H, dále obsahuje rychlý A/D převodník a syntezátor DDS, který je ovládán hradlovým polem FPGA. Data potřebná k informaci o správné funkci zařízení jsou z FPGA posílána do mikroprocesoru typu ARM, který je pomocí LCD displeje zobrazuje uživateli. První část práce přibližuje principy a specifické vlastnosti UWB komunikace, teoretické rozbory, popis a funkce jednotlivých prvků navržené struktury zařízení. V druhé části jsou uvedena praktická řešení dílčích částí přijímače, měření, popisy schémat zapojení a programů pro FPGA a mikroprocesor. Následné přílohy obsahují obrazce plošných spojů, výpisy programů a fotografie dokumentující celé zařízení.